ALPHA DATA ADM-PCIE-9H3 ከፍተኛ አፈጻጸም FPGA ማቀናበሪያ ካርድ
ALPHA DATA ADM-PCIE-9H3 ከፍተኛ አፈጻጸም FPGA ማቀናበሪያ ካርድ

መግቢያ

ADM-PCIE-9H3 ለዳታ ሴንተር አፕሊኬሽኖች የታሰበ ከፍተኛ አፈጻጸም ያለው ዳግም ሊዋቀር የሚችል የኮምፒውተር ካርድ ሲሆን ይህም የ Xilinx Virtex UltraScale+ Plus FPGA ከከፍተኛ ባንድዊድዝ ማህደረ ትውስታ (HBM) ጋር ያሳያል።
መግቢያ

ቁልፍ ባህሪያት

  • PCIe Gen1/2/3 x1/2/4/8/16 capable
  • ተገብሮ እና ንቁ የሙቀት አስተዳደር ውቅር
  • 1/2 ርዝመት፣ ዝቅተኛ ፕሮfile, x16 ጠርዝ PCIe ቅጽ ምክንያት
  • 8GB HBM on-die memory 460GB/s የሚችል
  • በ28 ቻናሎች እስከ 8 Gbps (224 Gbps) የውሂብ ተመኖችን ማድረግ የሚችል አንድ QSFP-DD መያዣ
  • አንድ ባለ 8 ሌይን Ultraport SlimSAS ማገናኛዎች ከOpenCAPI ጋር የሚያሟሉ እና ለአይኦ ማስፋፊያ ተስማሚ
  • VU33P ወይም VU35P Virtex UltraScale+ FPGAsን ይደግፋል
  • የፊት ፓነል እና የኋላ ጠርዝ ጄTAG በዩኤስቢ ወደብ በኩል መድረስ
  • FPGA በUSB/J ላይ ሊዋቀር ይችላል።TAG እና የ SPI ውቅር ብልጭታ
  • ጥራዝtagሠ፣ የአሁን እና የሙቀት ክትትል
  • 8 GPIO ምልክቶች እና 1 ገለልተኛ የጊዜ ግቤት

የትዕዛዝ ኮድ
ADM-PCIE-9H3
ADM-PCIE-9H3/NF (ያለ አማራጭ አድናቂ)
ተመልከት http://www.alpha-data.com/pdfs/adm-pcie-9h3.pdf ለሙሉ የማዘዣ አማራጮች.

የቦርድ መረጃ

አካላዊ መግለጫዎች
ADM-PCIE-9H3 ከ PCI Express CEM ክለሳ 3.0 ጋር ያከብራል።
ሠንጠረዥ 1፡ ሜካኒካል ልኬቶች (የፊት ፓነል)

መግለጫ ለካ
ጠቅላላ ዳይ 80.1 ሚ.ሜ
ጠቅላላ Dx 181.5 ሚ.ሜ
ጠቅላላ Dz 19.7 ሚ.ሜ
ክብደት 350 ግራም

አካላዊ መግለጫዎች

Chassis መስፈርቶች

PCI ኤክስፕረስ
ADM-PCIE-9H3 የ Xilinx Integrated Block ለ PCI Express በመጠቀም PCIe Gen 1/2/3 ከ1/2/4/8/16 መስመሮች ጋር መስራት ይችላል።

የሜካኒካል መስፈርቶች
ለሜካኒካል ተኳሃኝነት ባለ 16 መስመር አካላዊ PCIe ማስገቢያ ያስፈልጋል።

የኃይል መስፈርቶች
ADM-PCIE-9H3 ሁሉንም ኃይል ከ PCIe Edge ይስባል። እንደ PCIe መግለጫ፣ ይህ የካርዱን የኃይል ፍጆታ እስከ ከፍተኛው 75W ይገድባል።
የኃይል ፍጆታ ግምት የ Xilinx XPE የተመን ሉህ እና ከአልፋ ዳታ የሚገኘውን የኃይል ግምታዊ መሳሪያ መጠቀምን ይጠይቃል። ይህንን መሳሪያ ለማግኘት እባክዎ support@alpha-data.com ያግኙ።
XPE ን በመጠቀም የሚሰላው ለሀዲዱ ያለው ኃይል እንደሚከተለው ነው።

ሠንጠረዥ 2 : የሚገኝ ኃይል በባቡር

ጥራዝtage ምንጭ ስም የአሁኑ አቅም
0.72-0.90 VCC_INT + VCCINT_IO + VCC_BRAM 42 ኤ
0.9 MGTAVCC 5A
1.2 MGTAVTT 9A
1.2 VCC_HBM * VCC_IO_HBM 14 ኤ
1.8 VCCAUX + VCCAUX_IO + VCCO_1.8V 1.5 ኤ
1.8 MGTVCCAUX 0.5 ኤ
2.5 VCCAUX_HBM 2.2 ኤ
3.3 3.3 ቪ ለኦፕቲክስ 3.6 ኤ

የሙቀት አፈፃፀም
የFPGA ኮር ሙቀት ከ105 ዲግሪ ሴልሺየስ በላይ ከሆነ፣ ካርዱ ከመጠን በላይ እንዳይሞቅ የFPGA ንድፍ ይጸዳል።
ADM-PCIE-9H3 የ FPGA የሙቀት መጠንን ለመቀነስ ከሙቀት ማጠራቀሚያ ጋር አብሮ ይመጣል፣ይህም በተለምዶ በካርዱ ላይ በጣም ሞቃታማ ነው። የ FPGA ሞት የሙቀት መጠን ከ100 ዲግሪ ሴልሺየስ በታች መቆየት አለበት። የ FPGA ሞት የሙቀት መጠንን ለማስላት፣ የማመልከቻ ሃይልዎን ይውሰዱ፣ ከታች ካለው ሰንጠረዥ ላይ በ Theta JA ያባዙ እና ወደ የስርዓትዎ የውስጥ ድባብ ሙቀት ይጨምሩ። ከታች ያለው ግራፍ ሁለት መስመሮችን ያሳያል, አንደኛው ሹራዎች በተገጠመላቸው ቱቦ ውስጥ የተሞከረ ሲሆን ሁለተኛው ደግሞ ያለ ሹራብ ተፈትኗል. አፈጻጸሙ በአጠቃላይ ያለ ሽሮዎች የተሻለ ነው, ነገር ግን የተሻሻለ አያያዝን ያቀርባሉ እና በኮምፓክት ሰርቨሮች ውስጥ የአየር ዝውውርን ይቀንሳሉ. መከለያው 1/16 ኢንች ሄክስ ሹፌር በመጠቀም ሊወገድ ይችላል። ከቦርዱ ጋር የቀረበውን የአየር ማራገቢያ እየተጠቀሙ ከሆነ፣ ሽፋኑ ከተጫነ ወይም ከሌለው አየር ውስጥ ለቦርዱ Theta JA በግምት 1.43 degC/W ነው።
የሃይል ብክነቱ ሊገመት የሚችለው የአልፋ ዳታ ሃይል ገምጋሚውን በመጠቀም ከ Xilinx Power Etimator (XPE) ጋር በማጣመር በ ላይ ማውረድ ይችላል። http://www.xilinx.com/products/technology/power/xpe.html. አውርድ
የ UltraScale መሳሪያውን እና መሳሪያውን ወደ Virtex UltraScale+, VU33P, FSVH2104, -2, -2L, ወይም -3, የተራዘመ ያዘጋጁ. የአካባቢ ሙቀትን ወደ የስርዓት ድባብ ያቀናብሩ እና ውጤታማ ለሆነው ቴታ JA 'የተጠቃሚ መሻር'ን ይምረጡ እና ከስርዓትዎ LFM ጋር የተገናኘውን ስእል በባዶ መስክ ያስገቡ። በሚከተለው የተመን ሉህ ትሮች ውስጥ ሁሉንም የሚመለከታቸው የንድፍ ክፍሎችን እና አጠቃቀምን ለማስገባት ይቀጥሉ። በመቀጠል የ9H3 ሃይል ገምጋሚውን ከአልፋ ዳታ ያግኙ
support@alpha-data.com. የቦርድ ደረጃ ግምት ለማግኘት የFPGA ሃይል አሃዞችን ከኦፕቲካል ሞጁል አሃዞች ጋር ይሰኩታል።
የሙቀት አፈፃፀም

ንቁ ቪኤስ ፓሲቭ ቴርማል አስተዳደር
ADM-PCIE-9H3 ደካማ የአየር ፍሰት ባለባቸው ስርዓቶች ውስጥ በንቃት ለማቀዝቀዝ በትንሽ አማራጭ ንፋስ ይላካል። ADM-PCIE-9H3 ቁጥጥር የሚደረግበት የአየር ፍሰት ባለው አገልጋይ ውስጥ ከተጫነ ፣የትእዛዝ አማራጭ /ኤንኤፍ ያለዚህ ተጨማሪ ቁራጭ ካርዶችን ለመቀበል ሊያገለግል ይችላል። ደጋፊዎቹ በውድቀት (ኤምቲቢኤፍ) መካከል ያለው ጊዜ ከቀሪው ስብሰባው በጣም ያነሰ ነው፣ ስለዚህ ተገብሮ ካርዶች ጥገና ከመፈለጋቸው በፊት ረጅም ዕድሜ አላቸው። ADM-PCIE-9H3 በተጨማሪም የአየር ማራገቢያ ፍጥነት መቆጣጠሪያን ያካትታል ይህም በሞት የሙቀት መጠን ላይ ተመስርቶ ተለዋዋጭ የአየር ማራገቢያ ፍጥነትን ይፈቅዳል, እና
ያልተሳካ ደጋፊ ማግኘት (የደጋፊ መቆጣጠሪያዎችን ክፍል ይመልከቱ)።
ንቁ ቪኤስ ፓሲቭ ቴርማል አስተዳደር

ማበጀት
የአልፋ ዳታ ለነባር ከመደርደሪያ ውጭ ለሆኑ (COTS) ምርቶች ሰፊ የማበጀት አማራጮችን ይሰጣል።
አንዳንድ አማራጮች የሚያካትቱት ግን በነዚህ ብቻ ያልተገደቡ ናቸው፡ ተጨማሪ የአውታረ መረብ መያዣዎች በአጠገብ ክፍተቶች ወይም ሙሉ ፕሮfile, የተሻሻሉ የሙቀት ማጠቢያዎች, ባፍል, እና የወረዳ ተጨማሪዎች.
እባክዎ ያነጋግሩ sales@alpha-data.com ዋጋ ለማግኘት እና ፕሮጀክትዎን ዛሬ ይጀምሩ።
ማበጀት

ተግባራዊ መግለጫ

አልቋልview
ADM-PCIE-9H3 ከ Virtex UltraScale+ VU33P/VU35P FPGA፣ Gen3x16 PCIe በይነገጽ፣ 8ጂቢ የHBM ማህደረ ትውስታ፣ አንድ QSFP-DD ካጅ፣ የOpenCAPI ተኳሃኝ Ultraport SlimSAS አያያዥ እንዲሁም 28G ቻናል ያለው ሁለገብ ዳግም ሊዋቀር የሚችል የኮምፒውተር መድረክ ነው። የገለልተኛ ግብዓት ለጊዜ ማመሳሰል የልብ ምት፣ ለአጠቃላይ ዓላማ 12 ፒን ራስጌ (ሰዓት፣ መቆጣጠሪያ ፒን፣ ማረም፣ ወዘተ)፣ የፊት ፓነል ኤልኢዲዎች እና ጠንካራ የስርዓት መቆጣጠሪያ።
አልቋልview

መቀየሪያዎች
ADM-PCIE-9H3 ስምንትዮሽ DIP ማብሪያና ማጥፊያ SW1 አለው፣ በቦርዱ በስተኋላ በኩል ይገኛል። በ SW1 ውስጥ ያለው የእያንዳንዱ መቀየሪያ ተግባር ከዚህ በታች ተዘርዝሯል።
መቀየሪያዎች
ሠንጠረዥ 3: የመቀየሪያ ተግባራት

ቀይር የፋብሪካ ነባሪ ተግባር ኦፍ ግዛት በግዛት ላይ
SW1-1 ጠፍቷል የተጠቃሚ መቀየሪያ 0 ፒን AW33 = '1' ፒን BF52 = '0'
SW1-2 ጠፍቷል የተጠቃሚ መቀየሪያ 1 ፒን AY36 = '1' ፒን BF47 = '0'
SW1-3 ጠፍቷል የተያዘ የተያዘ የተያዘ
SW1-4 ጠፍቷል ኃይል ጠፍቷል ቦርዱ ይበራል። ወዲያውኑ ኃይል ቀንስ
SW1-5 ጠፍቷል የአገልግሎት ሁነታ መደበኛ ክዋኔ የጽኑ ትዕዛዝ አገልግሎት ሁነታ
SW1-6 ON HOST_I2 C_EN Sysmon በላይ PCIe I2C Sysmon ተነጥሏል።
SW1-7 ON CAPI_VP D_EN ክፍት ካፒአይ ቪፒዲ ይገኛል። OpenCAPI VPD ተነጥሏል።
SW1-8 ON CAPI_VP D_WP CAPI VPD በጽሑፍ የተጠበቀ ነው። CAPI VPD ሊጻፍ የሚችል ነው።

የተጠቃሚውን መቀየሪያ ፒን ሲገድቡ IO Standard “LVCMOS18” ይጠቀሙ።

LEDs
በ ADM-PCIE-7H9 ላይ 3 LEDs አሉ፣ 4ቱ አጠቃላይ ዓላማ ያላቸው እና ትርጉማቸው በተጠቃሚው ሊገለጽ ይችላል። ሌሎቹ 3 ቋሚ ተግባራት ከዚህ በታች ተብራርተዋል.
LEDs

ሠንጠረዥ 4: የ LED ዝርዝሮች

ኮም. ማጣቀሻ. ተግባር በግዛት ላይ ኦፍ ግዛት
D1 LED_G1 በተጠቃሚ የተገለጸው '0' በተጠቃሚ የተገለጸው '1'
D3 LED_A1 በተጠቃሚ የተገለጸው '0' በተጠቃሚ የተገለጸው '1'
D4 ተከናውኗል FPGA ተዋቅሯል። FPGA አልተዋቀረም።
D5 ሁኔታ 1 ተመልከት የሁኔታ LED ፍቺዎች
D6 ሁኔታ 0 ተመልከት የሁኔታ LED ፍቺዎች
D7 LED_A0 በተጠቃሚ የተገለጸው '0' በተጠቃሚ የተገለጸው '1'
D9 LED_G0 በተጠቃሚ የተገለጸው '0' በተጠቃሚ የተገለጸው '1'

በተጠቃሚ ቁጥጥር ስር ያሉ የ LED መረቦች እና ፒን ሙሉ ዝርዝር ለማግኘት ክፍል የተሟላ የፒን ማውጫን ይመልከቱ

በመዝጋት ላይ
ADM-PCIE-9H3 ለብዙ ባለብዙ-ጂጋቢት ትራንስሴይቨር ኳድስ እና FPGA ጨርቅ ተለዋዋጭ የማጣቀሻ ሰዓት መፍትሄዎችን ይሰጣል። ከ Si5338 Clock Synthesizer ውጭ የሆነ ማንኛውም ሰዓት ከፊት ፓነል የዩኤስቢ ዩኤስቢ በይነገጽ ወይም ከአልፋ ዳታ ሲሲሞን FPGA ተከታታይ ወደብ እንደገና ሊዋቀር ይችላል። ይህ ተጠቃሚው በመተግበሪያው አሂድ ጊዜ ውስጥ ማንኛውንም የዘፈቀደ የሰዓት ድግግሞሽ እንዲያዋቅር ያስችለዋል። ከፍተኛው የሰዓት ድግግሞሽ 312.5 ሜኸ ነው።
እንዲሁም Si5328 jitter attenuator ይገኛል። ይህ ንፁህ እና የተመሳሰለ ሰዓቶችን ለQSFP-DD እና OpenCAPI (SlimSAS) ኳድ አካባቢዎች በብዙ የሰዓት ድግግሞሾች ሊያቀርብ ይችላል። እነዚህ መሳሪያዎች ተለዋዋጭ ማህደረ ትውስታን ብቻ ይጠቀማሉ, ስለዚህ የ FPGA ንድፍ ከማንኛውም የኃይል ዑደት ክስተት በኋላ የመመዝገቢያ ካርታውን እንደገና ማዋቀር ያስፈልገዋል.
ከዚህ በታች ባለው ክፍል ውስጥ ያሉት ሁሉም የሰዓት ስሞች በተሟላ ፒኖውት ሠንጠረዥ ውስጥ ይገኛሉ።
በመዝጋት ላይ

ሲ5328
የጂተር መመናመን የሚያስፈልግ ከሆነ እባክዎ የ Si5328 ማጣቀሻ ሰነድ ይመልከቱ።
https://www.silabs.com/Support%20Documents/TechnicalDocs/Si5328.pdf
የወረዳ ግንኙነቶቹ የ Xilinx VCU110 እና VCU108ን ያንፀባርቃሉ፣ እባክዎ ለማጣቀሻዎች Xilinx Dev Boardsን ይመልከቱ።
ሲ5328

PCIe የማጣቀሻ ሰዓቶች
ከ PCIe ካርድ ጠርዝ ጋር የተገናኙት 16 MGT መስመሮች MGT tiles 224 እስከ 227 ይጠቀማሉ እና ስርዓቱን 100 ሜኸር ሰዓት (የተጣራ ስም PCIE_REFCLK) ይጠቀማሉ።
በአማራጭ፣ ንጹህ፣ የቦርድ 100ሜኸ ሰዓትም እንዲሁ ይገኛል (የተጣራ ስም PCIE_LCL_REFCLK)።

የጨርቅ ሰዓት
ዲዛይኑ የጨርቅ ሰዓት (የተጣራ ስም FABRIC_SRC_CLK) ያቀርባል ይህም ነባሪው 300 ሜኸር ነው። ይህ ሰዓት በFPGA ዲዛይኖች ውስጥ ለIDELAY አባሎች ጥቅም ላይ እንዲውል የታሰበ ነው። የጨርቁ ሰዓቱ ከግሎባል ሰዓት (ጂሲ) ፒን ጋር ተገናኝቷል።
DIFF_TERM_ADV = TERM_100 ለኤልቪዲኤስ መቋረጥ ያስፈልጋል

ረዳት ሰዓት
ዲዛይኑ ረዳት ሰዓት (የተጣራ ስም AUX_CLK) ያቀርባል ይህም ነባሪው 300 ሜኸር ነው። ይህ ሰዓት ለማንኛውም ዓላማ ሊያገለግል ይችላል እና ከግሎባል ሰዓት (ጂሲ) ፒን ጋር የተገናኘ ነው።
DIFF_TERM_ADV = TERM_100 ለኤልቪዲኤስ መቋረጥ ያስፈልጋል

የፕሮግራሚንግ ሰዓት (EMCCLK)
በFPGA ውቅር ወቅት የSPI ፍላሽ መሳሪያውን ለመንዳት 100 ሜኸ ሰዓት (የተጣራ ስም EMCLK_B) ወደ EMCLK ፒን ይመገባል። ይህ ዓለም አቀፋዊ የሰዓት አቅም ያለው አይኦ ፒን እንዳልሆነ ልብ ይበሉ።

QSFP-DD
የQSFP-DD ዋሻ በMGT tiles 126 እና 127 ውስጥ ይገኛል እና 161.1328125 ሜኸ ነባሪ የማጣቀሻ ሰዓት ይጠቀሙ።
ይህ የሰዓት ድግግሞሽ ወደ ማንኛውም የዘፈቀደ የሰዓት ድግግሞሽ እስከ 312ሜኸ ሊቀየር የሚችለው የ Si5338 reprogrammable clock oscillatorን በስርዓት መቆጣጠሪያ በኩል እንደገና በማዘጋጀት መሆኑን ልብ ይበሉ። ይህ በአልፋ ዳታ ኤፒአይ ወይም በዩኤስቢ ከተገቢው የአልፋ ዳታ ሶፍትዌር መሳሪያዎች ጋር ሊከናወን ይችላል።
ለፒን ቦታዎች የተጣራ ስሞችን QSFP_CLK ይመልከቱ።
የQSFP-DD ቋት የሚገኘው ከሲ5328 ጂተር አቴኑአተር የሰዓት ብዜት ሊዘጋ ይችላል።
ለፒን ቦታዎች SI5328_OUT_1* የተጣራ ስሞችን ይመልከቱ።

Ultraport SlimSAS (OpenCAPI)
የ Ultraport SlimSAS ማገናኛ በMGT tile 124 እና 125 ውስጥ ይገኛል።
ለOpenCAPI ውጫዊ 156.25ሜኸ ሰዓት በኬብሉ ላይ ቀርቧል። የኬብል ሰዓት ፒን ቦታዎችን ለማግኘት የተጣራ ስሞችን CAPI_CLK_0* ይመልከቱ።
የዚህ በይነገጽ ሌላ አማራጭ የሰዓት ምንጭ በነባሪ ወደ 5338ሜኸዝ የተደረገው የ Si161.1328125 የሰዓት አቀናባሪ ነው። ለፒን ቦታዎች የተጣራ ስሞችን CAPI_CLK_1* ይመልከቱ። ይህ የሰዓት ድግግሞሽ ወደ ማንኛውም የዘፈቀደ የሰዓት ድግግሞሽ እስከ 312ሜኸ ሊቀየር የሚችለው የ Si5338 reprogrammable clock oscillatorን በስርዓት መቆጣጠሪያ በኩል እንደገና በማዘጋጀት መሆኑን ልብ ይበሉ። ይህ በአልፋ ዳታ ኤፒአይ ወይም በዩኤስቢ ከተገቢው የአልፋ ዳታ ሶፍትዌር መሳሪያዎች ጋር ሊከናወን ይችላል።
ለጂተር ስሱ አፕሊኬሽኖች፣ ይህ በይነገጽ ከ Si5328 jitter attenuator ሊዘጋ ይችላል። ለፒን ቦታዎች SI5328_OUT_0* የተጣራ ስሞችን ይመልከቱ።

PCI ኤክስፕረስ

ADM-PCIE-9H3 PCIe Gen 1/2/3 ከ1/2/4/8/16 መስመሮች ጋር መስራት ይችላል። FPGA እነዚህን መስመሮች በቀጥታ የተቀናጀ PCI ኤክስፕረስ ብሎክን ከ Xilinx ይጠቀማል። የ PCIe ማገናኛ ፍጥነት እና ጥቅም ላይ የዋሉ መስመሮች ብዛት ድርድር በአጠቃላይ አውቶማቲክ ነው እና የተጠቃሚ ጣልቃገብነት አያስፈልገውም።
PCI Express ዳግም ማስጀመር (PERST#) ከ FPGA ጋር በሁለት ቦታ ተገናኝቷል። የተሟላ የፒኖውት ሰንጠረዥ ምልክቶችን PERST0_1V8_L እና PERST1_1V8_L ይመልከቱ።
ለከፍተኛ ፍጥነት መስመሮች ሌሎች የፒን ምደባዎች ከሙሉ ፒኖውት ሠንጠረዥ ጋር በተገናኘው ፒን ውስጥ ቀርበዋል
የ PCI ኤክስፕረስ መግለጫ ሁሉም የማከያ ካርዶች ሃይል የሚሰራ ከሆነ በ120ሚሴ ውስጥ ለመቁጠር ዝግጁ እንዲሆኑ ይፈልጋል (100ሚሴ ሃይል የሚሰራ ከሆነ + PERST ከተለቀቀ በኋላ 20ሚሴ)። ADM-PCIE-9H3 ይህንን መስፈርት ያሟላው ከታንደም ቢት ዥረት ሲዋቀር በክፍሉ ውስጥ ከተዘረዘሩት ትክክለኛ የ SPI ገደቦች ጋር፡-
ውቅር ከፍላሽ ማህደረ ትውስታ። ስለ ታንዳም ውቅር ተጨማሪ ዝርዝሮችን ለማግኘት Xilinx xapp 1179 ይመልከቱ።

ማስታወሻ፡-
የተለያዩ ማዘርቦርዶች/የኋላ አውሮፕላኖች በXilinx በሚቀርበው PCIe IP ኮር ውስጥ ከተለያዩ RX እኩልነት ዕቅዶች ተጠቃሚ ይሆናሉ። አልፋ ዳታ ተጠቃሚው ከስርዓታቸው ጋር የተያያዙ ስህተቶችን ወይም የስልጠና ችግሮችን ካጋጠመው የሚከተለውን መቼት መጠቀም እንዳለበት ይመክራል፡- በአይፒ ኮር ጀነሬተር ውስጥ ሁነታውን ወደ “ላቀ” ይቀይሩ እና “GT Settings” የሚለውን ትር ይክፈቱ እና “የቅጽ ምክንያት የሚነዳ የማስገቢያ መጥፋትን ይቀይሩ። ማስተካከያ"ከ"መደመር ካርድ" ወደ "ቺፕ-ቺፕ" (ለተጨማሪ ዝርዝሮች Xilinx PG239 ይመልከቱ)።

QSFP-DD
አንድ QSFP-DD ካጅ በፊት ፓነል ላይ ይገኛል። ይህ ቤት QSFP28 ወይም QSFP-DD ኬብሎችን (ከኋላ የሚስማማ) ማኖር ይችላል። ሁለቱም ገባሪ ኦፕቲካል እና ተገብሮ መዳብ QSFP-DD/QSFP28 ተኳኋኝ ሞዴሎች ሙሉ በሙሉ ታዛዥ ናቸው። የመገናኛ በይነገጹ በአንድ ሰርጥ እስከ 28Gbps ሊሄድ ይችላል። በQSFP-DD cage ላይ 8 ቻናሎች አሉ (በአጠቃላይ ከፍተኛው የ224Gbps ከፍተኛ የመተላለፊያ ይዘት)። ይህ ቤት ለ 8x 10G/25G፣ 2x 100G ኤተርኔት ወይም በ Xilinx GTY Transceivers ለሚደገፈው ሌላ ፕሮቶኮል ተስማሚ ነው። ስለ ትራንስሴይቨርስ ችሎታዎች ተጨማሪ ዝርዝሮችን ለማግኘት እባክዎ Xilinx የተጠቃሚ መመሪያን UG578 ይመልከቱ።
የQSFP-DD መያዣ ከFPGA ጋር የተገናኙ የቁጥጥር ምልክቶች አሉት። ግንኙነቱ በዚህ ሰነድ መጨረሻ ላይ ባለው የተሟላ የፒንዮት ሠንጠረዥ ውስጥ ተዘርዝሯል። በፒን ምደባዎች ውስጥ ጥቅም ላይ የዋለው ማስታወሻ QSFP* ሲሆን ከዚህ በታች ባለው ስዕላዊ መግለጫ ላይ የተብራሩ አካባቢዎች።
QSFP_SCL_1V8 እና QSFP_SDA_1V8 ፒን በተሟላ ፒኖውት ሠንጠረዥ ላይ በዝርዝር እንደተገለፀው ከQSFP28 መመዝገቢያ ቦታ ጋር ለመገናኘት ይጠቀሙ።

ማስታወሻ፡-
የ LP_MODE (ዝቅተኛ ኃይል ሁነታ) ወደ ጎጆው ከመሬት ጋር የተያያዘ ነው, የኃይል ደንቦችን ለማዘጋጀት የአስተዳደር በይነገጽን ይጠቀሙ.
QSFP-DD

ለአልፋ ዳታ ADM-PCIE-9H3ን ከQSFP-DD እና QSFP28 ክፍሎች ጋር ቀድሞ ለማስማማት ተችሏል። ከዚህ በታች ያለው ሠንጠረዥ ከዚህ ሰሌዳ ጋር ሲታዘዝ የተገጠመውን ትራንስሴይቨር ክፍል ቁጥር ያሳያል።
ሠንጠረዥ 5፡ QSFP28 ክፍል ቁጥሮች

የትዕዛዝ ኮድ መግለጫ ክፍል ቁጥር አምራች
ጥ 10 40G (4×10) QSFP የጨረር አስተላላፊ FTL410QE2C ፊኒሳር
ጥ 14 56G (4×14) QSFP የጨረር አስተላላፊ FTL414QB2C ፊኒሳር
ጥ 25 100G (4×25) QSFP28 የጨረር አስተላላፊ FTLC9558REPM ፊኒሳር

ክፍት ካፒአይ Ultraport SlimSAS

አንድ Ultraport SlimSAS በቦርዱ ጀርባ ያለው መያዣ በ200G (8 ቻናሎች በ25ጂ) የሚሰሩ የOpenCAPI ታዛዥ በይነገጾችን ይፈቅዳል። ስለ OpenCAPI እና ስለ ጥቅሞቹ ተጨማሪ ዝርዝሮችን ለማግኘት እባክዎ support@alpha-data.comን ወይም የ IBM ተወካይዎን ያነጋግሩ።
የ SlimSAS አያያዥ በተጨማሪ 2x QSFP28 መሰባበር ሰሌዳን ለማገናኘት ሊያገለግል ይችላል sales@alpha-data.com ለተጨማሪ ዝርዝሮች. በአማራጭ፣ የኬብል ታክሲ ብዙ ADM-PCIE-9H3 ካርዶችን በሻሲው ውስጥ ለማገናኘት ይጠቅማል።
ክፍት ካፒአይ Ultraport SlimSAS

የስርዓት ክትትል
ADM-PCIE-9H3 የሙቀት መጠንን የመቆጣጠር ችሎታ አለው, ጥራዝtagሠ, እና የቦርዱን አሠራር ለመፈተሽ የስርዓቱ ወቅታዊ. ክትትሉ የሚተገበረው Atmel AVR ማይክሮ መቆጣጠሪያን በመጠቀም ነው።
የኮር FPGA ሙቀት ከ105 ዲግሪ ሴልሺየስ በላይ ከሆነ በካርዱ ላይ ጉዳት እንዳይደርስ FPGA ይጸዳል።
በማይክሮ መቆጣጠሪያው ውስጥ ያሉ የቁጥጥር ስልተ ቀመሮችን በራስ-ሰር የመስመር ቮልtages እና የቦርድ ሙቀት እና ማጋራቶች መረጃውን በአልፋ ዳታ ማመሳከሪያ ንድፍ ፓኬጅ (ለብቻው የሚሸጥ) በተሰራ ተከታታይ በይነገጽ ላይ ለFPGA እንዲደርስ ያደርገዋል። እንዲሁም መረጃው በቀጥታ ከማይክሮ መቆጣጠሪያ በዩኤስቢ በይነገጽ የፊት ፓነል ላይ ወይም በ PCIe ካርድ ጠርዝ ላይ ባለው IPMI በይነገጽ በኩል ማግኘት ይቻላል.

ሠንጠረዥ 6፡ ጥራዝtagሠ፣ የአሁን እና የሙቀት መቆጣጠሪያ

ተቆጣጣሪዎች መረጃ ጠቋሚ ዓላማ / መግለጫ
ወዘተ ወዘተ ያለፈ ጊዜ ቆጣሪ (ሰከንዶች)
EC EC የክስተት ቆጣሪ (የኃይል ዑደቶች)
12 ቪ AD00 የቦርድ ግብዓት አቅርቦት
12V_I AD01 12V ግቤት የአሁኑን ውስጥ amps
3.3 ቪ AD02 የቦርድ ግብዓት አቅርቦት
3.3V_I AD03 3.3V ግቤት የአሁኑን ውስጥ amps
3.3 ቪ AD05 የቦርድ ግቤት ረዳት ኃይል
3.3 ቪ AD05 3.3 ቪ ለQSFP ኦፕቲክስ
2.5 ቪ AD06 ሰዓት እና ድራም ጥራዝtagሠ አቅርቦት
1.8 ቪ AD07 FPGA አይኦ ጥራዝtagሠ (VCCO)
1.8 ቪ AD08 የመተላለፊያ ኃይል (AVCC_AUX)
1.2 ቪ AD09 HBM ኃይል
1.2 ቪ AD10 የመተላለፊያ ኃይል (AVTT)
0.9 ቪ AD11 የመተላለፊያ ኃይል (AVCC)
0.85-0.90 ቪ AD12 BRAM + INT_IO (VccINT_IO)
0.72-0.90 ቪ AD13 FPGA ኮር አቅርቦት (VccINT)
uC_Temp TMP00 FPGA በሞት ላይ ያለ ሙቀት
ቦርድ0_ሙቀት TMP01 ከፊት ፓነል አጠገብ ያለው የቦርድ ሙቀት
ቦርድ1_ሙቀት TMP02 የቦርዱ ሙቀት ከኋለኛው የላይኛው ጥግ አጠገብ
FPGA_ሙቀት TMP03 FPGA በሞት ላይ ያለ ሙቀት

የስርዓት መቆጣጠሪያ ሁኔታ LEDs
LEDs D5 (ቀይ) እና D6 (አረንጓዴ) የካርድ የጤና ሁኔታን ያመለክታሉ።

ሠንጠረዥ 7: ሁኔታ LED ፍቺዎች

LEDs ሁኔታ
አረንጓዴ መሮጥ እና ማንቂያዎች የሉም
አረንጓዴ + ቀይ ተጠባባቂ (ተበራክቷል)
የሚያብረቀርቅ አረንጓዴ + የሚያብለጨልጭ ቀይ (አንድ ላይ) ትኩረት - ወሳኝ ማንቂያ ንቁ
የሚያብለጨልጭ አረንጓዴ + የሚያብለጨልጭ ቀይ (ተለዋጭ) የአገልግሎት ሁነታ
የሚያብረቀርቅ አረንጓዴ + ቀይ ትኩረት - ማንቂያ ንቁ
ቀይ የጠፋ ትግበራ firmware ወይም ልክ ያልሆነ firmware
የሚያብለጨልጭ ቀይ ሰሌዳውን ለመጠበቅ የFPGA ውቅር ጸድቷል።

የደጋፊ ተቆጣጣሪዎች
በሲስተም ተቆጣጣሪው የሚቆጣጠረው የዩኤስቢ አውቶብስ የMAX6620 የአየር ማራገቢያ መቆጣጠሪያ አለው። ይህ መሳሪያ ዩኤስቢ፣ PCIe Edge SMBUS እና FPGA ሲሲሞን ሴራል ኮሙኒኬሽን ወደብን ጨምሮ በበርካታ የኦንቦርድ ሲስተም መቆጣጠሪያ የመገናኛ በይነገጾች መቆጣጠር ይቻላል። የአየር ማራገቢያ መቆጣጠሪያው በ I2C አውቶቡስ 1 አድራሻ 0x2a ላይ ነው። ለተጨማሪ ጥያቄዎች. ተገናኝ support@alpha-data.com እነዚህን ተቆጣጣሪዎች ስለመጠቀም ከተጨማሪ ጥያቄዎች ጋር።

የዩኤስቢ በይነገጽ
FPGA በቀጥታ ከዩኤስቢ ግንኙነት በፊት ፓነል ወይም በኋለኛው ካርድ ጠርዝ ላይ ሊዋቀር ይችላል።
ADM-PCIE-9H3 ዲጂታል ዩኤስቢ-ጄን ይጠቀማልTAG የመቀየሪያ ሳጥን በ Xilinx የሶፍትዌር መሣሪያ ስብስብ የሚደገፍ። በቀላሉ የማይክሮ ዩኤስቢ AB አይነት ገመድ በኤዲኤም-ፒሲኢ-9H3 ዩኤስቢ ወደብ እና በቪቫዶ ከተጫነ አስተናጋጅ ኮምፒውተር ጋር ያገናኙ። የቪቫዶ ሃርድዌር ማኔጀር FPGAን በራስ-ሰር ይገነዘባል እና FPGA እና የSBPI ውቅር PROMን እንዲያዋቅሩ ይፈቅድልዎታል።
ተመሳሳይ የዩኤስቢ ማገናኛ በቀጥታ የስርዓት መቆጣጠሪያ ስርዓቱን ለመድረስ ጥቅም ላይ ይውላል. ሁሉም ጥራዝtages፣ currents፣ የሙቀት መጠኖች እና የማይለዋወጥ የሰዓት ውቅር መቼቶች በዚህ በይነገጽ የአልፋ ዳታ avr2util ሶፍትዌርን በመጠቀም ማግኘት ይችላሉ።
Avr2util ለዊንዶውስ እና ተዛማጅ ዩኤስቢ ነጂ እዚህ ማውረድ ይቻላል፡-
https://support.alpha-data.com/pub/firmware/utilities/windows/
Avr2util ለሊኑክስ እዚህ ማውረድ ይቻላል፡-
https://support.alpha-data.com/pub/firmware/utilities/linux/
"avr2util.exe /?" ይጠቀሙ ሁሉንም አማራጮች ለማየት.
ለ example “avr2util.exe /usbcom com4 display-sensors” ሁሉንም ሴንሰር እሴቶችን ያሳያል።
ለ example “avr2util.exe /usbcom com4 setclknv 1 156250000” የQSFP ሰዓትን ወደ 156.25ሜኸ ያዘጋጃል። setclk ኢንዴክስ 0 = CAPI_CLK_1፣ ኢንዴክስ 1 = QSFP_CLK፣ ኢንዴክስ 2 = AUX_CLK፣ ኢንዴክስ 3 = FABRIC_CLK።
በዊንዶውስ መሳሪያ አስተዳዳሪ ከተመደበው የኮም ወደብ ቁጥር ጋር እንዲዛመድ 'com4'ን ይቀይሩ

ማዋቀር
FPGAን በADM-PCIE-9H3 ላይ የማዋቀር ሁለት ዋና መንገዶች አሉ።

  • በክፍል 3.8.1 እንደተገለፀው ከፍላሽ ማህደረ ትውስታ፣ በኃይል-ማብራት ላይ
  • በሁለቱም የዩኤስቢ ወደብ የተገናኘ የዩኤስቢ ገመድ መጠቀም ክፍል 3.8.2

ውቅር ከፍላሽ ማህደረ ትውስታ
FPGA እንደ x256 SPI መሳሪያ (ማይክሮን ክፍል ቁጥሮች MT8QU25ABA256E8-12) ከተዋቀረ ከሁለት 0 Mbit QSPI ፍላሽ ማህደረ ትውስታ በራስ-ሰር በኃይል ሊዋቀር ይችላል። እነዚህ የፍላሽ መሳሪያዎች በተለምዶ በሁለት ክልሎች እያንዳንዳቸው 32 ሚባይት ይከፈላሉ፣ እያንዳንዱ ክልል ለVU33P FPGA ያልተጨመቀ የቢት ዥረት ለመያዝ በበቂ ሁኔታ ትልቅ ነው።
ADM-PCIE-9H3 መሠረታዊ የአልፋ ዳታ ADXDMA ቢት ዥረት ከያዘ ቀላል PCIe የመጨረሻ ነጥብ ቢት ዥረት ጋር ተልኳል። በምርት ሙከራ ጊዜ የአልፋ ዳታ በሌሎች ብጁ የቢት ዥረቶች ላይ መጫን ይችላል፣ እባክዎ ያነጋግሩ sales@alpha-data.com ለተጨማሪ ዝርዝሮች.
በዚህ ሃርድዌር ላይ ከኋላ ጀርባ ምስል ጋር Multibootን መጠቀም ይቻላል። ዋናው የ SPI ውቅር በይነገጽ እና Fallback MultiBoot በ Xilinx UG570 ውስጥ በዝርዝር ተብራርተዋል። በማብራት ላይ፣ FPGA በፕሮግራሙ ውስጥ ባለው የራስጌ ይዘት ላይ በመመስረት በተከታታይ ማስተር ሁነታ እራሱን በራስ-ሰር ለማዋቀር ይሞክራል። file. መልቲ ቡክ እና ICAP በ FPGA ውስጥ የሚጫኑትን በሁለቱ የውቅር ክልሎች መካከል ለመምረጥ ጥቅም ላይ ሊውል ይችላል። ለዝርዝሮች Xilinx UG570 MultiBootን ይመልከቱ።
የተጫነው ምስል የታንዳም PROM ወይም የታንዳም PCIE በመስክ ማሻሻያ ውቅረት ዘዴዎች መደገፍ ይችላል።
እነዚህ አማራጮች የ PCIe የጊዜ አጠባበቅ መስፈርቶችን ለማሟላት እንዲረዳቸው የኃይል-ላይ ጭነት ጊዜዎችን ይቀንሳሉ. Tandem with field ደግሞ አንድ አስተናጋጅ ሲስተም የ PCIe ሊንክ ሳይጠፋ የተጠቃሚውን FPGA አመክንዮ እንደገና እንዲያዋቅር ያስችለዋል፣ የስርዓት ዳግም ማስጀመሪያ እና የሃይል ዑደቶች አማራጭ አይደሉም።
የአልፋ ዳታ ሲስተም ሞኒተር እንዲሁ የፍላሽ ማህደረ ትውስታን እንደገና ማዋቀር እና FPGAን እንደገና ማስተካከል ይችላል።
ይህ FPGA ከ PCIe አውቶብስ ቢወርድም እንደገና ለማቀድ ጠቃሚ የሆነ ደህንነቱ ያልተጠበቀ ዘዴ ያቀርባል። የስርዓት መቆጣጠሪያው በዩኤስቢ በፊተኛው ፓነል እና በኋለኛው ጠርዝ ላይ ወይም በ PCIe ጠርዝ ላይ ባለው የ SMBUS ግንኙነቶች ላይ ሊገኝ ይችላል.

የግንባታ እና የፕሮግራም አወቃቀሮች ምስሎች

ትንሽ ፍጠርfile ከእነዚህ ገደቦች ጋር (xapp1233 ይመልከቱ)፡-

  • set_property BITSTREAM.GENERAL.COMPRESS TRUE [የአሁኑ_ንድፍ]
  • set_property BITSTREAM.CONFIG.EXTMASTERCCLK_EN {DIV-1} [የአሁኑ_ንድፍ]
  • ንብረትን አዘጋጅ BITSTREAM.CONFIG.SPI_32BIT_ADDR አዎ [የአሁኑ_ንድፍ]
  • ስብስብ_ንብረት BITSTREAM.CONFIG.SPI_BUSWIDTH 8 [የአሁኑ_ንድፍ]
  • አዋቅር_ንብረት BITSTREAM.CONFIG.SPI_FALL_EDGE አዎ [የአሁኑ_ንድፍ]
  • set_property BITSTREAM.CONFIG.UNUSEDPIN {Pullnone} [የአሁኑ_ንድፍ]
  • set_property CFGBVS GND [የአሁኑ_ንድፍ]
  • ንብረት CONFIG_VOLTAGE 1.8 [የአሁኑ_ንድፍ]
  • set_property BITSTREAM.CONFIG.OVERTEMPSHUTOWN አንቃ [የአሁኑ_ንድፍ]

MCS ይፍጠሩ file ከእነዚህ ንብረቶች ጋር (ጻፍ_cfgmem):

  • - MCS ቅርጸት
  • - መጠን 64
  • -በይነገጽ SPIx8
  • -loadbit “እስከ 0x0000000file/filename.bit>” (0ኛ አካባቢ)
  • -loadbit “እስከ 0x2000000file/filename.bit>” (1ኛ ቦታ፣ አማራጭ)

ከእነዚህ ቅንብሮች ጋር ከቪቫዶ ሃርድዌር አስተዳዳሪ ጋር ፕሮግራም (xapp1233 ይመልከቱ)

  • SPI part: mt25qu256-spi-x1_x2_x4_x8
  • ያልሆነ ውቅር mem I/O ፒኖች ሁኔታ: ጎትት-ምንም
  • አራቱን ኢላማ አድርግ files የመነጨው ከ write_cfgmem tcl ትዕዛዝ ነው።

ውቅር በጄTAG
የማይክሮ ዩኤስቢ AB ገመድ ከፊት ፓነል ወይም ከኋላ ጠርዝ የዩኤስቢ ወደብ ጋር ሊያያዝ ይችላል። ይህ የ FPGA ውቅር የ Xilinx Vivado ሃርድዌር ማኔጀርን በተቀናጀ Digilent J በኩል ይፈቅዳል።TAG የመቀየሪያ ሳጥን. መሣሪያው በቪቫዶ ሃርድዌር አስተዳዳሪ ውስጥ በራስ-ሰር ይታወቃል።
ለበለጠ ዝርዝር መመሪያዎች፣እባክዎ የ FPGA መሣሪያን ለማቀናጀት የቪቫዶ ሃርድዌር አስተዳዳሪን በመጠቀም የ Xilinx UG908 ክፍልን ይመልከቱ፡- https://www.xilinx.com/support/documentation/sw_manuals/xilinx2014_1/ug908-vivado-programming-debugging.pdf

GPIO አያያዥ
የ GPIO አማራጭ ለተጠቃሚዎች ብጁ IO መስፈርቶችን ከ FPGA ምልክቶች ጋር አራት ቀጥታ ግንኙነትን የሚሰጥ ሁለገብ የተሸፈነ ማገናኛ ከMolex ከክፍል ቁጥር 87832-1222 ያካትታል።
የሚመከር የማጣመጃ መሰኪያ፡ Molex 0875681273 ወይም 0511101260
GPIO አያያዥ
GPIO አያያዥ

ቀጥተኛ ግንኙነት FPGA ምልክቶች
8 መረቦች ወደ GPIO ራስጌ ተከፍለዋል፣ እንደ አራት የተለያዩ ጥንዶች። እነዚህ ምልክቶች በ Xilinx UltraScale አርክቴክቸር ለሚደገፉ ለማንኛውም 1.8V የሚደገፉ የምልክት መስጫ ደረጃዎች ተስማሚ ናቸው። ለ IO አማራጮች Xilinx UG571 ይመልከቱ።
LVDS እና 1.8 CMOS ታዋቂ አማራጮች ናቸው። የ 0 ኛ GPIO ሲግናል ኢንዴክስ ለአለምአቀፍ የሰዓት ግንኙነት ተስማሚ ነው።
የ FPGA ን ከአቅም በላይ ለመከላከል በቀጥታ የሚገናኙት የ GPIO ምልክቶች በፈጣን ስዊች (1.8CBTLVD74PW) በ3245V የተገደቡ ናቸው።tagሠ በ IO ፒን ላይ። ይህ ፈጣን መቀየሪያ ምልክቶቹ በ4 ohms ተከታታይ እክል ብቻ እና ከ1ns ባነሰ የስርጭት መዘግየት ወደ የትኛውም አቅጣጫ እንዲጓዙ ያስችላቸዋል። መረቦቹ ከፈጣን መቀየሪያው በኋላ በቀጥታ ከ FPGA ጋር የተገናኙ ናቸው።
ቀጥተኛ ግንኙነት ሲግናል ስሞች GPIO_0_1V8_P/N እና GPIO_1_1V8_P/N ወዘተ የተሰየሙ ናቸው። የሲግናል ፒን ምደባዎች በተሟላ ፒኖውት ሠንጠረዥ ውስጥ ይገኛሉ

የጊዜ ግቤት
J1.1 እና J1.2 እንደ ገለልተኛ የጊዜ ግቤት ምልክት (እስከ 25 ሜኸ) መጠቀም ይቻላል. አፕሊኬሽኖች በቀጥታ ከጂፒአይኦ ማገናኛ ጋር ሊገናኙ ይችላሉ፣ ወይም አልፋ ዳታ ከፊት ፓነል ላይ ካለው SMA ወይም ተመሳሳይ ማገናኛ ጋር በገመድ የተገጠመ መፍትሄ ሊያቀርብ ይችላል። የፊት ፓነል ማገናኛ አማራጮችን ለማግኘት sales@alpha-data.com ያግኙ።
ለፒን ቦታዎች፣ የምልክት ስም ISO_CLKን በተሟላ ፒኖውት ሠንጠረዥ ውስጥ ይመልከቱ።
ምልክቱ በ 2367 ohm ተከታታይ የመቋቋም በኦፕቲካል isolator ክፍል ቁጥር TLP220 በኩል ተለይቷል።

ተጠቃሚ EEPROM
የማክ አድራሻዎችን ወይም ሌላ የተጠቃሚ መረጃን ለማከማቸት 2Kb I2C ተጠቃሚ EEPROM ቀርቧል። EEPROM የአካል ቁጥር CAT34C02HU4IGT4A ነው።
የአድራሻ ፒን A2፣ A1 እና A0 ሁሉም በሎጂካዊ '0' የታጠቁ ናቸው።
ጻፍ ጥበቃ (WP) ፣ ተከታታይ ሰዓት (ኤስኤልኤል) እና የመለያ ዳታ (ኤስዲኤ) ፒን ምደባዎች SPARE_WP ፣ SPARE_SCL እና SPARE_SDA በቅደም ተከተል በተሟላ የፒንዮውት ሠንጠረዥ ውስጥ ይገኛሉ ።
WP፣ SDA እና SCL ምልክቶች ሁሉም በካርዱ ላይ ውጫዊ ፑል አፕ ተቃዋሚዎች አሏቸው።

አባሪ ሀ፡ የተሟላ የፒንዮት ሰንጠረዥ

ሠንጠረዥ 8: የተሟላ የፒንዮት ሰንጠረዥ (በሚቀጥለው ገጽ ላይ የቀጠለ)

ፒን ቁጥር የምልክት ስም የፒን ስም የባንክ ጥራዝtage
BC18 AUX_CLK_PIN_N IO_L11N_T1U_N9_GC_64 1.8 (LVCMOS18)
BB18 AUX_CLK_PIN_P IO_L11P_T1U_N8_GC_64 1.8 (LVCMOS18)
ቢኤፍ33 AVR_B2U_1V8 አይኦ_L2P_T0L_N2_66 1.8 (LVCMOS18)
ቢኤፍ31 AVR_HS_B2U_1V8 IO_L1P_T0L_N0_DBC_66 1.8 (LVCMOS18)
BB33 AVR_HS_CLK_1V8 IO_L12N_T1U_N11_GC_66 1.8 (LVCMOS18)
ቢኤፍ32 AVR_HS_U2B_1V8 IO_L1N_T0L_N1_DBC_66 1.8 (LVCMOS18)
BA33 AVR_MON_CLK_1V8 IO_L12P_T1U_N10_GC_66 1.8 (LVCMOS18)
ቢኤፍ34 AVR_U2B_1V8 አይኦ_L2N_T0L_N3_66 1.8 (LVCMOS18)
AK39 CAPI_CLK_0_PIN_N MGTREFCLK0N_124 MGT REFCK
AK38 CAPI_CLK_0_PIN_P MGTREFCLK0P_124 MGT REFCK
ኤኤፍ39 CAPI_CLK_1_PIN_N MGTREFCLK0N_125 MGT REFCK
ኤኤፍ38 CAPI_CLK_1_PIN_P MGTREFCLK0P_125 MGT REFCK
ቢኤፍ17 CAPI_I2C_SCL_1V8 IO_L1P_T0L_N0_DBC_64 1.8 (LVCMOS18)
ቢኤፍ16 CAPI_I2C_SDA_1V8 IO_L1N_T0L_N1_DBC_64 1.8 (LVCMOS18)
ቢኤፍ19 CAPI_INT/RESET_1V8 አይኦ_L2P_T0L_N2_64 1.8 (LVCMOS18)
ቢኤፍ43 CAPI_RX0_N MGTYRXN0_124 MGT
ቢኤፍ42 CAPI_RX0_P MGTYRXP0_124 MGT
ቢዲ44 CAPI_RX1_N MGTYRXN1_124 MGT
ቢዲ43 CAPI_RX1_P MGTYRXP1_124 MGT
BB44 CAPI_RX2_N MGTYRXN2_124 MGT
BB43 CAPI_RX2_P MGTYRXP2_124 MGT
AY44 CAPI_RX3_N MGTYRXN3_124 MGT
AY43 CAPI_RX3_P MGTYRXP3_124 MGT
BC46 CAPI_RX4_N MGTYRXN0_125 MGT
BC45 CAPI_RX4_P MGTYRXP0_125 MGT
BA46 CAPI_RX5_N MGTYRXN1_125 MGT
BA45 CAPI_RX5_P MGTYRXP1_125 MGT
AW46 CAPI_RX6_N MGTYRXN2_125 MGT
AW45 CAPI_RX6_P MGTYRXP2_125 MGT
AV44 CAPI_RX7_N MGTYRXN3_125 MGT
AV43 CAPI_RX7_P MGTYRXP3_125 MGT
AT39 CAPI_TX0_N MGTYTXN0_124 MGT
AT38 CAPI_TX0_P MGTYTXP0_124 MGT
ፒን ቁጥር የምልክት ስም የፒን ስም የባንክ ጥራዝtage
AR41 CAPI_TX1_N MGTYTXN1_124 MGT
AR40 CAPI_TX1_P MGTYTXP1_124 MGT
ኤፒ39 CAPI_TX2_N MGTYTXN2_124 MGT
ኤፒ38 CAPI_TX2_P MGTYTXP2_124 MGT
AN41 CAPI_TX3_N MGTYTXN3_124 MGT
AN40 CAPI_TX3_P MGTYTXP3_124 MGT
AM39 CAPI_TX4_N MGTYTXN0_125 MGT
AM38 CAPI_TX4_P MGTYTXP0_125 MGT
AL41 CAPI_TX5_N MGTYTXN1_125 MGT
AL40 CAPI_TX5_P MGTYTXP1_125 MGT
አጄ41 CAPI_TX6_N MGTYTXN2_125 MGT
አጄ40 CAPI_TX6_P MGTYTXP2_125 MGT
AG41 CAPI_TX7_N MGTYTXN3_125 MGT
AG40 CAPI_TX7_P MGTYTXP3_125 MGT
AV26 EMCLK_B IO_L24P_T3U_N10_EMCCLK_65 1.8 (LVCMOS18)
BA31 FABRIC_CLK_PIN_N IO_L13N_T2L_N1_GC_QBC_66 1.8 (LVDS ከDIFF_TERM_ADV ጋር)
AY31 FABRIC_CLK_PIN_P IO_L13P_T2L_N0_GC_QBC_66 1.8 (LVDS ከDIFF_TERM_ADV ጋር)
BA8 FPGA_FLASH_CE0_L RDWR_FCS_B_0 1.8 (LVCMOS18)
AW24 FPGA_FLASH_CE1_L IO_L2N_T0L_N3_FWE_FCS2_B_65 1.8 (LVCMOS18)
AW7 FPGA_FLASH_DQ0 D00_MOSI_0 1.8 (LVCMOS18)
AV7 FPGA_FLASH_DQ1 D01_DIN_0 1.8 (LVCMOS18)
AW8 FPGA_FLASH_DQ2 D02_0 1.8 (LVCMOS18)
AV8 FPGA_FLASH_DQ3 D03_0 1.8 (LVCMOS18)
AV28 FPGA_FLASH_DQ4 IO_L22P_T3U_N6_DBC_AD0P

_D04_65

1.8 (LVCMOS18)
AW28 FPGA_FLASH_DQ5 IO_L22N_T3U_N7_DBC_AD0N

_D05_65

1.8 (LVCMOS18)
BB28 FPGA_FLASH_DQ6 IO_L21P_T3L_N4_AD8P_D06_65 1.8 (LVCMOS18)
BC28 FPGA_FLASH_DQ7 IO_L21N_T3L_N5_AD8N_D07_65 1.8 (LVCMOS18)
BA19 GPIO_0_1V8_N IO_L13N_T2L_N1_GC_QBC_64 1.8 (LVCMOS18 ወይም LVDS)
AY19 GPIO_0_1V8_P IO_L13P_T2L_N0_GC_QBC_64 1.8 (LVCMOS18 ወይም LVDS)
AY20 GPIO_1_1V8_N IO_L15N_T2L_N5_AD11N_64 1.8 (LVCMOS18 ወይም LVDS)
AY21 GPIO_1_1V8_P IO_L15P_T2L_N4_AD11P_64 1.8 (LVCMOS18 ወይም LVDS)
AW20 GPIO_2_1V8_N IO_L16N_T2U_N7_QBC_AD3N_64 1.8 (LVCMOS18 ወይም LVDS)
ፒን ቁጥር የምልክት ስም የፒን ስም የባንክ ጥራዝtage
AV20 GPIO_2_1V8_P IO_L16P_T2U_N6_QBC_AD3P_64 1.8 (LVCMOS18 ወይም LVDS)
AW18 GPIO_3_1V8_N IO_L17N_T2U_N9_AD10N_64 1.8 (LVCMOS18 ወይም LVDS)
AW19 GPIO_3_1V8_P IO_L17P_T2U_N8_AD10P_64 1.8 (LVCMOS18 ወይም LVDS)
BA27 IBM_PERST_1V8_L IO_L20P_T3L_N2_AD1P_D08_65 1.8 (LVCMOS18)
BA18 ISO_CLK_1V8 IO_L14P_T2L_N2_GC_64 1.8 (LVCMOS18)
በ8 ዓ.ም PCIE_LCL_REFCLK_PIN_N MGTREFCLK0N_226 MGT REFCK
በ9 ዓ.ም PCIE_LCL_REFCLK_PIN_P MGTREFCLK0P_226 MGT REFCK
ኤኤፍ8 PCIE_REFCLK_1_PIN_N MGTREFCLK0N_225 MGT REFCK
ኤኤፍ9 PCIE_REFCLK_1_PIN_P MGTREFCLK0P_225 MGT REFCK
AB8 PCIE_REFCLK_2_PIN_N MGTREFCLK0N_227 MGT REFCK
AB9 PCIE_REFCLK_2_PIN_P MGTREFCLK0P_227 MGT REFCK
AL1 PCIE_RX0_N MGTYRXN3_227 MGT
AL2 PCIE_RX0_P MGTYRXP3_227 MGT
AM3 PCIE_RX1_N MGTYRXN2_227 MGT
AM4 PCIE_RX1_P MGTYRXP2_227 MGT
BA1 PCIE_RX10_N MGTYRXN1_225 MGT
BA2 PCIE_RX10_P MGTYRXP1_225 MGT
BC1 PCIE_RX11_N MGTYRXN0_225 MGT
BC2 PCIE_RX11_P MGTYRXP0_225 MGT
AY3 PCIE_RX12_N MGTYRXN3_224 MGT
AY4 PCIE_RX12_P MGTYRXP3_224 MGT
BB3 PCIE_RX13_N MGTYRXN2_224 MGT
BB4 PCIE_RX13_P MGTYRXP2_224 MGT
ቢዲ3 PCIE_RX14_N MGTYRXN1_224 MGT
ቢዲ4 PCIE_RX14_P MGTYRXP1_224 MGT
BE5 PCIE_RX15_N MGTYRXN0_224 MGT
BE6 PCIE_RX15_P MGTYRXP0_224 MGT
AK3 PCIE_RX2_N MGTYRXN1_227 MGT
AK4 PCIE_RX2_P MGTYRXP1_227 MGT
AN1 PCIE_RX3_N MGTYRXN0_227 MGT
AN2 PCIE_RX3_P MGTYRXP0_227 MGT
ኤፒ3 PCIE_RX4_N MGTYRXN3_226 MGT
ኤፒ4 PCIE_RX4_P MGTYRXP3_226 MGT
AR1 PCIE_RX5_N MGTYRXN2_226 MGT
AR2 PCIE_RX5_P MGTYRXP2_226 MGT
ፒን ቁጥር የምልክት ስም የፒን ስም የባንክ ጥራዝtage
AT3 PCIE_RX6_N MGTYRXN1_226 MGT
AT4 PCIE_RX6_P MGTYRXP1_226 MGT
AU1 PCIE_RX7_N MGTYRXN0_226 MGT
AU2 PCIE_RX7_P MGTYRXP0_226 MGT
AV3 PCIE_RX8_N MGTYRXN3_225 MGT
AV4 PCIE_RX8_P MGTYRXP3_225 MGT
AW1 PCIE_RX9_N MGTYRXN2_225 MGT
AW2 PCIE_RX9_P MGTYRXP2_225 MGT
Y4 PCIE_TX0_PIN_N MGTYTXN3_227 MGT
Y5 PCIE_TX0_PIN_P MGTYTXP3_227 MGT
አአ6 PCIE_TX1_PIN_N MGTYTXN2_227 MGT
አአ7 PCIE_TX1_PIN_P MGTYTXP2_227 MGT
AL6 PCIE_TX10_PIN_N MGTYTXN1_225 MGT
AL7 PCIE_TX10_PIN_P MGTYTXP1_225 MGT
AM8 PCIE_TX11_PIN_N MGTYTXN0_225 MGT
AM9 PCIE_TX11_PIN_P MGTYTXP0_225 MGT
AN6 PCIE_TX12_PIN_N MGTYTXN3_224 MGT
AN7 PCIE_TX12_PIN_P MGTYTXP3_224 MGT
ኤፒ8 PCIE_TX13_PIN_N MGTYTXN2_224 MGT
ኤፒ9 PCIE_TX13_PIN_P MGTYTXP2_224 MGT
AR6 PCIE_TX14_PIN_N MGTYTXN1_224 MGT
AR7 PCIE_TX14_PIN_P MGTYTXP1_224 MGT
AT8 PCIE_TX15_PIN_N MGTYTXN0_224 MGT
AT9 PCIE_TX15_PIN_P MGTYTXP0_224 MGT
AB4 PCIE_TX2_PIN_N MGTYTXN1_227 MGT
AB5 PCIE_TX2_PIN_P MGTYTXP1_227 MGT
AC6 PCIE_TX3_PIN_N MGTYTXN0_227 MGT
AC7 PCIE_TX3_PIN_P MGTYTXP0_227 MGT
በ4 ዓ.ም PCIE_TX4_PIN_N MGTYTXN3_226 MGT
በ5 ዓ.ም PCIE_TX4_PIN_P MGTYTXP3_226 MGT
ኤኤፍ4 PCIE_TX5_PIN_N MGTYTXN2_226 MGT
ኤኤፍ5 PCIE_TX5_PIN_P MGTYTXP2_226 MGT
AE6 PCIE_TX6_PIN_N MGTYTXN1_226 MGT
AE7 PCIE_TX6_PIN_P MGTYTXP1_226 MGT
AH4 PCIE_TX7_PIN_N MGTYTXN0_226 MGT
ፒን ቁጥር የምልክት ስም የፒን ስም የባንክ ጥራዝtage
AH5 PCIE_TX7_PIN_P MGTYTXP0_226 MGT
AG6 PCIE_TX8_PIN_N MGTYTXN3_225 MGT
AG7 PCIE_TX8_PIN_P MGTYTXP3_225 MGT
አጄ6 PCIE_TX9_PIN_N MGTYTXN2_225 MGT
አጄ7 PCIE_TX9_PIN_P MGTYTXP2_225 MGT
AW27 PERST0_1V8_L IO_T3U_N12_PERSTN0_65 1.8 (LVCMOS18)
AY27 PERST1_1V8_L IO_L23N_T3U_N9_PERSTN1_I­ 2C_SDA_65 1.8 (LVCMOS18)
በ39 ዓ.ም QSFP_CLK_PIN_N MGTREFCLK0N_126 MGT REFCK
በ38 ዓ.ም QSFP_CLK_PIN_P MGTREFCLK0P_126 MGT REFCK
AV16 QSFP_INT_1V8_L IO_L24P_T3U_N10_64 1.8 (LVCMOS18)
BA14 QSFP_MODPRS_L IO_L22N_T3U_N7_DBC_AD0N_64 1.8 (LVCMOS18)
AV15 QSFP_RST_1V8_L IO_L24N_T3U_N11_64 1.8 (LVCMOS18)
AU46 QSFP_RX0_N MGTYRXN0_126 MGT
AU45 QSFP_RX0_P MGTYRXP0_126 MGT
AT44 QSFP_RX1_N MGTYRXN1_126 MGT
AT43 QSFP_RX1_P MGTYRXP1_126 MGT
AR46 QSFP_RX2_N MGTYRXN2_126 MGT
AR45 QSFP_RX2_P MGTYRXP2_126 MGT
ኤፒ44 QSFP_RX3_N MGTYRXN3_126 MGT
ኤፒ43 QSFP_RX3_P MGTYRXP3_126 MGT
AN46 QSFP_RX4_N MGTYRXN0_127 MGT
AN45 QSFP_RX4_P MGTYRXP0_127 MGT
AK44 QSFP_RX5_N MGTYRXN1_127 MGT
AK43 QSFP_RX5_P MGTYRXP1_127 MGT
AM44 QSFP_RX6_N MGTYRXN2_127 MGT
AM43 QSFP_RX6_P MGTYRXP2_127 MGT
AL46 QSFP_RX7_N MGTYRXN3_127 MGT
AL45 QSFP_RX7_P MGTYRXP3_127 MGT
AW15 QSFP_SCL_1V8 IO_L23P_T3U_N8_64 1.8 (LVCMOS18)
AW14 QSFP_SDA_1V8 IO_L23N_T3U_N9_64 1.8 (LVCMOS18)
AH43 QSFP_TX0_N MGTYTXN0_126 MGT
AH42 QSFP_TX0_P MGTYTXP0_126 MGT
AE41 QSFP_TX1_N MGTYTXN1_126 MGT
AE40 QSFP_TX1_P MGTYTXP1_126 MGT
ኤኤፍ43 QSFP_TX2_N MGTYTXN2_126 MGT
ፒን ቁጥር የምልክት ስም የፒን ስም የባንክ ጥራዝtage
ኤኤፍ42 QSFP_TX2_P MGTYTXP2_126 MGT
በ43 ዓ.ም QSFP_TX3_N MGTYTXN3_126 MGT
በ42 ዓ.ም QSFP_TX3_P MGTYTXP3_126 MGT
AC41 QSFP_TX4_N MGTYTXN0_127 MGT
AC40 QSFP_TX4_P MGTYTXP0_127 MGT
AB43 QSFP_TX5_N MGTYTXN1_127 MGT
AB42 QSFP_TX5_P MGTYTXP1_127 MGT
አአ41 QSFP_TX6_N MGTYTXN2_127 MGT
አአ40 QSFP_TX6_P MGTYTXP2_127 MGT
Y43 QSFP_TX7_N MGTYTXN3_127 MGT
Y42 QSFP_TX7_P MGTYTXP3_127 MGT
AV36 SI5328_1V8_SCL IO_L24N_T3U_N11_66 1.8 (LVCMOS18)
AV35 SI5328_1V8_SDA IO_L24P_T3U_N10_66 1.8 (LVCMOS18)
AE37 SI5328_OUT_0_PIN_N MGTREFCLK1N_125 MGT REFCK
AE36 SI5328_OUT_0_PIN_P MGTREFCLK1P_125 MGT REFCK
AB39 SI5328_OUT_1_PIN_N MGTREFCLK0N_127 MGT REFCK
AB38 SI5328_OUT_1_PIN_P MGTREFCLK0P_127 MGT REFCK
BB19 SI5328_REFCLK_IN_N IO_L12N_T1U_N11_GC_64 1.8 (LVDS)
BB20 SI5328_REFCLK_IN_P IO_L12P_T1U_N10_GC_64 1.8 (LVDS)
AV33 SI5328_RST_1V8_L IO_L22P_T3U_N6_DBC_AD0P_66 1.8 (LVCMOS18)
BE30 SPARE_SCL IO_L5N_T0U_N9_AD14N_66 1.8 (LVCMOS18)
BC30 SPARE_SDA IO_L6P_T0U_N10_AD6P_66 1.8 (LVCMOS18)
ቢዲ30 SPARE_WP IO_L6N_T0U_N11_AD6N_66 1.8 (LVCMOS18)
BE31 SRVC_MD_L_1V8 IO_L3P_T0L_N4_AD15P_66 1.8 (LVCMOS18)
AV32 USER_LED_A0_1V8 IO_L18N_T2U_N11_AD2N_66 1.8 (LVCMOS18)
AW32 USER_LED_A1_1V8 IO_T2U_N12_66 1.8 (LVCMOS18)
AY30 USER_LED_G0_1V8 IO_L17N_T2U_N9_AD10N_66 1.8 (LVCMOS18)
AV31 USER_LED_G1_1V8 IO_L18P_T2U_N10_AD2P_66 1.8 (LVCMOS18)
AW33 USR_SW_0 IO_L22N_T3U_N7_DBC_AD0N_66 1.8 (LVCMOS18)
AY36 USR_SW_1 IO_L23P_T3U_N8_66 1.8 (LVCMOS18)

የክለሳ ታሪክ

ቀን ክለሳ የተለወጠው በ የለውጥ ተፈጥሮ
ሴፕቴ 24 ቀን 2018 1.0 ኬ. ሮት የመጀመሪያ ልቀት።
 

ጥቅምት 31 ቀን 2018

 

1.1

 

ኬ. ሮት

የተዘመኑ የምርት ምስሎች፣ ለCAPI_CLK_1 ነባሪ ፕሮግራም ሊደረግ የሚችል የሰዓት ድግግሞሽ ወደ 161 ሜኸ ተለውጠዋል
 

14 ዲሴም 2018

 

1.2

 

ኬ. ሮት

የዘመነ የውቅረት ብልጭታ ክፍል ቁጥር፣ የጂፒዮ መግለጫን ለትክክለኛነት የቃላት አጻጻፍ ተለውጧል፣ ተጨማሪ ክብደት።
 

ጥቅምት 24 ቀን 2019

 

1.3

 

ኬ. ሮት

ተዘምኗል ማዋቀር የአድራሻ ካርታውን ለማስወገድ እና የማህደረ ትውስታ ክፍል አቅም ትክክለኛ መግለጫ.
 

 

25 ጃንዩ 2022

 

 

1.4

 

 

ኬ. ሮት

ተዘምኗል ሙቀት አፈጻጸም የሙቀት ቅልጥፍና አሃዞችን እና ስለ ሽሮው ተጽእኖ አስተያየቶችን ለማካተት፣ የQSFP0 እና QSFP1 ማጣቀሻዎችን ከክፍል የተወገዱ QSFP-DD እና የዘመነ 25Gb transceiver ክፍል ቁጥር.

የደንበኛ አገልግሎት

© 2022 የቅጂ መብት አልፋ ዳታ ትይዩ ሲስተምስ ሊሚትድ።
ሁሉም መብቶች የተጠበቁ ናቸው።
ይህ ህትመት በቅጂ መብት ህግ የተጠበቀ ነው፣ ሁሉም መብቶች የተጠበቁ ናቸው። ከአልፋ ዳታ ፓራሌል ሲስተምስ ሊሚትድ የጽሑፍ ስምምነት ከሌለ የዚህ ኅትመት ክፍል በማንኛውም መልኩ ወይም ቅጽ ሊባዛ አይችልም።
ዋና መሥሪያ ቤት
አድራሻ፡ Suite L4A፣ 160 Dundee Street፣
ኤድንበርግ፣ EH11 1DQ፣ UK
ስልክ፡ +44 131 558 2600
ፋክስ፡ +44 131 558 2700
ኢሜይል፡- sales@alpha-data.com
webጣቢያ፡ http://www.alpha-data.com
የአሜሪካ ቢሮ
አድራሻ፡ 10822 ዌስት ቶለር ድራይቭ፣ ስዊት 250
ሊትልተን ፣ CO 80127
ስልክ፡ (303) 954 8768
ፋክስ: (866) 820 9956 - ከክፍያ ነጻ
ኢሜይል፡- sales@alpha-data.com
webጣቢያ፡ http://www.alpha-data.com

ሁሉም የንግድ ምልክቶች የየባለቤቶቻቸው ንብረት ናቸው።
አድራሻ፡ Suite L4A፣ 160 Dundee Street፣
ኤድንበርግ፣ EH11 1DQ፣ UK
ስልክ፡ +44 131 558 2600
ፋክስ፡ +44 131 558 2700
ኢሜይል፡- sales@alpha-data.com
webጣቢያ፡ http://www.alpha-data.com
አድራሻ፡ 10822 ዌስት ቶለር ድራይቭ፣ ስዊት 250
ሊትልተን ፣ CO 80127
ስልክ፡ (303) 954 8768
ፋክስ: (866) 820 9956 - ከክፍያ ነጻ
ኢሜይል፡- sales@alpha-data.com
webጣቢያ፡ http://www.alpha-data.com

ALPHA DATA አርማ

ሰነዶች / መርጃዎች

ALPHA DATA ADM-PCIE-9H3 ከፍተኛ አፈጻጸም FPGA ማቀናበሪያ ካርድ [pdf] የተጠቃሚ መመሪያ
ADM-PCIE-9H3 ከፍተኛ አፈጻጸም FPGA የመስሪያ ካርድ፣ ADM-PCIE-9H3፣ ከፍተኛ አፈጻጸም FPGA የመስሪያ ካርድ፣ FPGA የመስሪያ ካርድ፣ የመስሪያ ካርድ
ALPHA DATA ADM-PCIE-9H3 ከፍተኛ አፈጻጸም FPGA ማቀናበሪያ ካርድ [pdf] የተጠቃሚ መመሪያ
ADM-PCIE-9H3 ከፍተኛ አፈጻጸም FPGA ማቀናበሪያ ካርድ፣ ADM-PCIE-9H3፣ ከፍተኛ አፈጻጸም FPGA የመስሪያ ካርድ

ዋቢዎች

አስተያየት ይስጡ

የኢሜል አድራሻዎ አይታተምም። አስፈላጊ መስኮች ምልክት ተደርጎባቸዋል *